1756-BA2如果tRAS的周期太長(zhǎng),系統(tǒng)會(huì)因?yàn)闊o(wú)謂的等待而降低性能。降低tRAS周期,則會(huì)導(dǎo)致已被激活的行地址會(huì)更早的進(jìn)入非激活狀態(tài)。如果tRAS的周期太短,則可能因缺乏的時(shí)間而無(wú)法完成數(shù)據(jù)的突發(fā)傳輸,這樣會(huì)引發(fā)丟失數(shù)據(jù)或損壞數(shù)據(jù)。該值一般設(shè)定為CAS latency + tRCD + 2個(gè)時(shí)鐘周期。
對(duì)于大多數(shù)人來(lái)說(shuō),內(nèi)存這個(gè)小硬件選好容量和頻率,然后插上主板用上就行了,對(duì)它的很多小參數(shù)不在意。所以,行業(yè)廠商也會(huì)提供比較傻瓜式的讀取內(nèi)存SPD芯片的參數(shù)信息,自動(dòng)設(shè)置各項(xiàng)小參,簡(jiǎn)單好用;更





